当前位置:首页 » 翻译 
  • 匿名
关注:1 2013-05-23 12:21

求翻译:As system speeds increased, chip designers working with leading edge processes were forced to drop the power supply voltage to accommodate the smaller transistor geometries. 5 volt rails dropped to 3.3 volts then to 1.8 volts and even lower voltages required by high-end microprocessors in today’s systems. As a conseque是什么意思?

待解决 悬赏分:1 - 离问题结束还有
As system speeds increased, chip designers working with leading edge processes were forced to drop the power supply voltage to accommodate the smaller transistor geometries. 5 volt rails dropped to 3.3 volts then to 1.8 volts and even lower voltages required by high-end microprocessors in today’s systems. As a conseque
问题补充:

  • 匿名
2013-05-23 12:21:38
随着系统速度的提高,芯片设计与领先的工艺工作被迫放弃的电源电压,以适应较小的晶体管几何形状。
  • 匿名
2013-05-23 12:23:18
增加的系统速度,芯片设计者与前沿过程一起使用被迫下降电源电压容纳更小的晶体管几何。5伏特路轨被投下到3.3伏特然后到高端微处理器和低压需要的1.8伏特在今天系统。作为被降下的电源电压结果,数字式逻辑信号的噪声容限也收缩了。
  • 匿名
2013-05-23 12:24:58
增加的系统速度,芯片设计者与前进过程一起使用被迫下降电源电压容纳更小的晶体管geometries。 5伏特路轨下降到3.3伏特然后到高端微处理器和低压需要的1.8伏特在今天系统。 作为被降下的电源电压结果,噪声容限为数字式逻辑信号也收缩了。
  • 匿名
2013-05-23 12:26:38
随着系统速度的增加,芯片设计师使用前缘进程被迫放弃的电源电压以适应较小的晶体管几何图形。5 伏 rails 降至 3.3 伏然后到 1.8 伏特和甚至更低的电压,在当今的系统所需的高端微处理器。由于在降低的供电电压,数字逻辑信号噪声幅度亦呈现收缩。
  • 匿名
2013-05-23 12:28:18
作为系统加速增加,与领先携手合作的芯片设计师处理被迫扔下容纳更小晶体管的电源电压几何。5 伏特的横档到 1.8 伏特然后下降到 3.3 伏特,甚至在今天的系统中被高端微处理机需要的更低的电压。由于被降低的供应电压,对于数字逻辑的噪音盈余也发信号变小。
 
 
网站首页

湖北省互联网违法和不良信息举报平台 | 网上有害信息举报专区 | 电信诈骗举报专区 | 涉历史虚无主义有害信息举报专区 | 涉企侵权举报专区

 
关 闭