|
关注:1
2013-05-23 12:21
求翻译:DCM的并联阵列的设计很容易。阵列的每个DCM都应该有一个输出电感器放在其本地输出电容器后面,以抑制连接输出的DCM和解耦每个DCM及其来自任何大容量负载电容器的本地输出电容器,以及阵列中的其他DCM的本地电容器所产生的拍频。采用这种方式输出解耦不需要限制总负载电容,包括每个DCM的输出的电容,以一个单一的DCM的cout-ext范围。是什么意思?![]() ![]() DCM的并联阵列的设计很容易。阵列的每个DCM都应该有一个输出电感器放在其本地输出电容器后面,以抑制连接输出的DCM和解耦每个DCM及其来自任何大容量负载电容器的本地输出电容器,以及阵列中的其他DCM的本地电容器所产生的拍频。采用这种方式输出解耦不需要限制总负载电容,包括每个DCM的输出的电容,以一个单一的DCM的cout-ext范围。
问题补充: |
|
2013-05-23 12:21:38
DCM的并联阵列的设计很容易。阵列的每个DCM都应该有一个输出电感器放在其本地输出电容器后面,以抑制连接输出的DCM和解耦每个DCM及其来自任何大容量负载电容器的本地输出电容器,以及阵列中的其他DCM的本地电容器所产生的拍频。采用这种方式输出解耦不需要限制总负载电容,包括每个DCM的输出的电容,以一个单一的DCM的cout-ext范围。
|
|
2013-05-23 12:23:18
dcm的并联阵列的设计很容易。阵列的每个dcm都应该有一个输出电感器放在其本地输出电容器后面,以抑制连接输出的dcm和解耦每个dcm及其来自任何大容量负载电容器的本地输出电容器,以及阵列中的其他dcm的本地电容器所产生的拍频。采用这种方式输出解耦不需要限制总负载电容,包括每个dcm的输出的电容,以一个单一的dcm的cout-ext范围。
|
|
2013-05-23 12:24:58
DCM的并联阵列的设计很容易。阵列的每个DCM都应该有一个输出电感器放在其本地输出电容器后面,以抑制连接输出的DCM和解耦每个DCM及其来自任何大容量负载电容器的本地输出电容器,以及阵列中的其他DCM的本地电容器所产生的拍频。采用这种方式输出解耦不需要限制总负载电容,包括每个DCM的输出的电容,以一个单一的DCM的coutext范围。
|
|
2013-05-23 12:26:38
DCM的并联阵列的设计很容易。阵列的每个DCM都应该有一个输出电感器放在其本地输出电容器后面,以抑制连接输出的DCM和解耦每个DCM及其来自任何大容量负载电容器的本地输出电容器以及阵列中的其他DCM的本地电容器所产生的拍频。采用这种方式输出解耦不需要限制总负载电容、 包括每个DCM的输出的电容、 以一个单一的DCM的cout ext范围。
|
|
2013-05-23 12:28:18
正在翻译,请等待...
|
湖北省互联网违法和不良信息举报平台 | 网上有害信息举报专区 | 电信诈骗举报专区 | 涉历史虚无主义有害信息举报专区 | 涉企侵权举报专区